一种基于解析方法的总体FPGA自动化布局方法

基本信息

申请号 CN201710019566.2 申请日 -
公开(公告)号 CN108287932B 公开(公告)日 2021-09-21
申请公布号 CN108287932B 申请公布日 2021-09-21
分类号 G06F30/392(2020.01)I 分类 计算;推算;计数;
发明人 王似飞;叶翼;李小南;吴昌 申请(专利权)人 上海复旦微电子集团股份有限公司
代理机构 上海信好专利代理事务所(普通合伙) 代理人 潘朱慧
地址 200433上海市杨浦区国泰路127号复旦科技园4号楼
法律状态 -

摘要

摘要 一种基于解析方法的总体FPGA自动化布局方法,包含:S1将约束信息及电路网表信息通过映射打包输入;S2将用户约束的时延信息通过静态时延分析器输入;S3将各电路单元模块按照用户指定的物理约束自动布局在芯片物理设计中的对应位置,包括输入输出布局、全局时钟布局、初始布局、总体布局、合法化布局和详细布局;总体布局是根据电路单元模块的初始位置和电路拓扑连接,采用基于混合步长调整策略的共轭梯度法求解,针对不同级别的电路单元模块、布局状态,动态调整步长计算方式,分布电路单元模块;S4输出电路网表信息。本发明对芯片版图进行快速自动化布局,使线网的线长和时延满足用户约束;通过调整总体布局中步长优化策略,优化布局质量和速度。