一种应用于低轨卫星互联网系统的LDPC译码器逻辑设计方法
基本信息
申请号 | CN202110932108.4 | 申请日 | - |
公开(公告)号 | CN113742898A | 公开(公告)日 | 2021-12-03 |
申请公布号 | CN113742898A | 申请公布日 | 2021-12-03 |
分类号 | G06F30/20(2020.01)I;G06F17/11(2006.01)I;H04L1/00(2006.01)I;H03M13/11(2006.01)I | 分类 | 计算;推算;计数; |
发明人 | 张平;赵叶星;王超;马磊;刘解华 | 申请(专利权)人 | 华力智芯(成都)集成电路有限公司 |
代理机构 | 成都先导云创知识产权代理事务所(普通合伙) | 代理人 | 李坤 |
地址 | 610000四川省成都市中国(四川)自由贸易试验区成都市天府新区正兴街道湖畔路北段715号4栋301、302、401、402 | ||
法律状态 | - |
摘要
摘要 | 本发明公开了一种应用于低轨卫星互联网系统的LDPC译码器逻辑设计方法,包括以下步骤:步骤1:初始化译码器的输入对数似然比;步骤2:计算当前译码器的判决输出并作校验;步骤3:根据步骤2的校验结果,判断是否结束译码;步骤4:码元节点到校验节点的信息传递;步骤5:校验节点到码元节点的信息传递;步骤6:循环步骤2‑5,直至译码完成。本发明能够很大程度上提高译码器的吞吐量,同时有效降低对memory资源的使用率,提升系统的性能。 |
