互连线自校准电路、方法及可编程逻辑器件
基本信息
申请号 | CN202111016248.3 | 申请日 | - |
公开(公告)号 | CN113938127A | 公开(公告)日 | 2022-01-14 |
申请公布号 | CN113938127A | 申请公布日 | 2022-01-14 |
分类号 | H03K19/17792(2020.01)I;H03K19/17764(2020.01)I;G01R31/3185(2006.01)I;G01R31/317(2006.01)I | 分类 | 基本电子电路; |
发明人 | 周芝梅;冯晨;王于波;张凯;郑海杰;王惠剑;熊奎;刘庚;钱国良 | 申请(专利权)人 | 国网思极紫光(青岛)微电子科技有限公司 |
代理机构 | 北京润平知识产权代理有限公司 | 代理人 | 肖冰滨;王晓晓 |
地址 | 266300山东省青岛市胶州市胶东街道办事处便民服务中心903房间 | ||
法律状态 | - |
摘要
摘要 | 本发明提供一种可编程逻辑器件的互连线自校准电路、一种可编程逻辑器件的互连线自校准方法及一种可编程逻辑器件,属于可编程逻辑器件电路领域。互连线自校准电路包括:误码校验模块,用于检测可编程逻辑器件的内部逻辑电路与外部资源的数据交互过程中是否发生误码并生成对应的检测结果;校准模块,用于根据检测结果调整连接内部逻辑电路的互连线的驱动电压。本发明提供的自校准电路能根据误码校验模块的校验结果来调整连接内部逻辑电路的互连线的驱动电压,以调节互连线的速度,实现依据应用场景和应用需求调节互连线的速度,在高速应用模式下提高互连线速度,确保传输可靠性,在低速应用模式下降低互连线速度,节省器件功耗,延长器件寿命。 |
