一种在SEC校验中启动重配置的方法、装置及FPGA

基本信息

申请号 CN202110119795.8 申请日 -
公开(公告)号 CN113157633A 公开(公告)日 2021-07-23
申请公布号 CN113157633A 申请公布日 2021-07-23
分类号 G06F15/78 分类 计算;推算;计数;
发明人 张亭亭;蔡旭伟;王黎明;王兴兴;贾红;陈维新;韦嶔;程显志 申请(专利权)人 厦门智多晶科技有限公司
代理机构 西安嘉思特知识产权代理事务所(普通合伙) 代理人 刘长春
地址 361012 福建省厦门市火炬高新区火炬园火炬路56-58号火炬广场南楼304-20号
法律状态 -

摘要

摘要 本发明公开了一种在SEC校验中启动重配置的方法、装置及FPGA;该方法包括:在FPGA执行主动配置的过程中,使用寄存器记录本次配置所选择的第一配置数据文件的初始地址以及是否为用户重配置的标记信息;当FPGA进入用户模式后,响应于SEC校验结果不通过,在重新配置FPGA时,基于寄存器中记录的标记信息确定第二配置数据文件的初始地址;其中,当标记信息表示上一次配置为用户重配置时,第二配置数据文件的初始地址为寄存器中记录的第一配置数据文件的初始地址;从第二配置数据文件的初始地址获取第二配置数据文件重新配置FPGA。本发明解决了SEC校验失败后重新配置的FPGA功能有时会与重新配置前的FPGA功能不相同的问题。