一种IP动态配置电路和FPGA

基本信息

申请号 CN202011481219.X 申请日 -
公开(公告)号 CN112667541A 公开(公告)日 2021-04-16
申请公布号 CN112667541A 申请公布日 2021-04-16
分类号 G06F13/40;G06F13/42 分类 计算;推算;计数;
发明人 王黎明;蔡旭伟;张亭亭;贾红;陈维新;韦嶔;程显志 申请(专利权)人 厦门智多晶科技有限公司
代理机构 西安嘉思特知识产权代理事务所(普通合伙) 代理人 刘长春
地址 361012 福建省厦门市火炬高新区火炬园火炬路56-58号火炬广场南楼304-20号
法律状态 -

摘要

摘要 本发明公开了一种IP动态配置电路及FPGA;该IP动态配置电路包括:配置桥接模块和IP模块组;其中,配置桥接模块用于将外部信号转换为改进型WishBone总线上的信号;改进型WishBone总线上的信号包括地址、数据以及IP模块的ID;每个IP模块组中的IP模块之间通过改进型WishBone总线串连;配置桥接模块与每个IP模块组的第一个IP模块通过改进型WishBone总线串连;每个IP模块均包含有控制器,控制器用于对IP模块所连接的改进型WishBone总线上的信号进行接收、处理以及驱动转发。本发明有效避免了信号线的物理距离过长,减少了IP动态调试所需信号通路,从而使得内部IP重配过程简单。