一种高性能并行计算加速器结构

基本信息

申请号 CN202010472496.8 申请日 -
公开(公告)号 CN111625493A 公开(公告)日 2020-09-04
申请公布号 CN111625493A 申请公布日 2020-09-04
分类号 G06F15/80(2006.01)I;G06F9/38(2006.01)I 分类 计算;推算;计数;
发明人 蔡斌;葛云生 申请(专利权)人 厘壮信息科技(苏州)有限公司
代理机构 北京化育知识产权代理有限公司 代理人 尹均利
地址 215600江苏省苏州市张家港市凤凰镇凤凰科技创业园B幢2楼
法律状态 -

摘要

摘要 一种高性能并行计算加速器结构,包括一个具有多核的CPU、数据采集模块、数据拆分管理模块、数据分配管理模块、数据存储模块和供电模块;CPU基于RISC‑V架构,且CPU上集成多个RISC‑V内核;CPU用于信息处理和程序运行;数据采集模块采集CPU的基础信息和当前状态信息;数据拆分管理模块对需要CPU进行信息处理和所需运行的程序进行拆分与合并;数据分配管理模块与数据拆分管理模块通讯连接,数据分配管理模块对经过数据拆分管理模块拆分后的数据信息和程序分配到CPU的不同RISC‑V内核中;数据存储模块对通过CPU处理的数据信息和程序进行记录并生成日志报告;本发明通过并行计算大大提高了计算速度,同时有利于降低功耗。