多核异相处理的系统级芯片和集成电路

基本信息

申请号 CN202110873229.6 申请日 -
公开(公告)号 CN113505095A 公开(公告)日 2021-10-15
申请公布号 CN113505095A 申请公布日 2021-10-15
分类号 G06F15/78(2006.01)I;G06F1/08(2006.01)I 分类 计算;推算;计数;
发明人 不公告发明人 申请(专利权)人 上海壁仞智能科技有限公司
代理机构 北京路浩知识产权代理有限公司 代理人 蒋娟
地址 201114上海市闵行区陈行公路2388号16幢13层1302室
法律状态 -

摘要

摘要 本发明提供一种多核异相处理的系统级芯片和集成电路,其中系统级芯片包括:用于输出时钟信号的时钟模块;至少两个支持异步处理的内核;用于将所述时钟模块输出的时钟信号以不同相位传输至各内核的延迟连接模块。本发明通过延迟连接模块将时钟模块输出的时钟信号以不同相位传输至至少两个支持异步处理的内核,以使得不同内核的时钟信号相位不同,从而错开不同内核根据时钟信号进行任务处理的时机,将原本同时触发的电涌噪声分散至时钟信号周期的不同位置,进而有效减小了SOC,尤其是超大功率SOC的电涌峰值和噪声峰值。