基于FPGA实现数据处理加速的系统及其加速方法
基本信息
申请号 | CN202011181437.1 | 申请日 | - |
公开(公告)号 | CN112347721A | 公开(公告)日 | 2021-02-09 |
申请公布号 | CN112347721A | 申请公布日 | 2021-02-09 |
分类号 | G06F30/331(2020.01)I; | 分类 | 计算;推算;计数; |
发明人 | 白行行 | 申请(专利权)人 | 北京长焜科技有限公司 |
代理机构 | 北京中海智圣知识产权代理有限公司 | 代理人 | 王志东 |
地址 | 100176北京市大兴区北京经济技术开发区荣京东街3号1幢10层2单元821-1 | ||
法律状态 | - |
摘要
摘要 | 本发明公开一种基于FPGA实现数据处理加速的系统及其加速方法,包括:SRIO总线模块;SRIO多通道DMA接口模块;DMA模块;用户加速算法模块;SerDers模块;光纤模块。所述方法包括:步骤1,实现用户加速算法模块;步骤2,实现SRIO总线模块;步骤3,实现DMA模块;步骤4,DMA模块进行数据流向控制管理;步骤5,若干个DMA模块与若干个用户加速算法模块之间一一对应连接。所述系统及其加速方法通过可编程逻辑实现硬件加速功能可以满足高度定制化的数据处理需求,将数据处理任务用门级电路实现可大大提高处理速度;另外,本发明中FPGA芯片通过SRIO总线和处理器直接连接,相比PCIe总线拥有更灵活的数据传输和拓扑配置。 |
