一种电子芯片平面工艺产品叠加装置

基本信息

申请号 CN201721494314.7 申请日 -
公开(公告)号 CN207676904U 公开(公告)日 2018-07-31
申请公布号 CN207676904U 申请公布日 2018-07-31
分类号 H01L25/07;H01L23/31 分类 基本电气元件;
发明人 李运鹏;郭小红;黄传传;李强 申请(专利权)人 萨锐微电子(上海)有限公司
代理机构 上海宣宜专利代理事务所(普通合伙) 代理人 刘君
地址 330000 江西省南昌市赣江新区直管区儒乐湖399号四楼409室
法律状态 -

摘要

摘要 本实用新型公开了一种电子芯片平面工艺产品叠加装置,包括芯片基板、叠加芯片封装一、叠加芯片封装二、芯片一和芯片二,芯片基板上方通过焊锡固定有叠加芯片封装一和叠加芯片封装二,叠加芯片封装一内部设置有下焊接盘,下焊接盘上方通过焊锡固定连接有芯片二,芯片二上方设置有阻隔铜片,阻隔铜片上方设置有芯片一,芯片一通过焊锡固定在上焊接盘上,上焊接盘左侧连接有芯片接线一,焊接盘右侧连接有芯片接线二,本实用新型通过设置的阻隔铜片使得电子芯片平面工艺产品叠加产品既保留了平面工艺产品残压小,浪涌能力强的优点又实现的三维芯片封装减小面积节约了封装内部空间,降低了封装装置的整体厚度,有安全实用等优点。