用于存内计算的乘法器数字电路、芯片、电子设备

基本信息

申请号 CN202110970942.2 申请日 -
公开(公告)号 CN113655989A 公开(公告)日 2021-11-16
申请公布号 CN113655989A 申请公布日 2021-11-16
分类号 G06F7/52(2006.01)I 分类 计算;推算;计数;
发明人 佘一奇;吴守道;郑坚斌 申请(专利权)人 苏州兆芯半导体科技有限公司
代理机构 北京集佳知识产权代理有限公司 代理人 张振军
地址 215125江苏省苏州市中国(江苏)自由贸易试验区苏州片区苏州工业园区星湖街328号创意产业园6-1002单元
法律状态 -

摘要

摘要 一种用于存内计算的乘法器数字电路、芯片、电子设备,所述电路包括:至少一行乘法运算结构,每行乘法运算结构包括:输入缓冲电路、存内运算存储单元、以及输出缓冲电路;存内运算存储单元包括:一个传输单元和一个标准6T SRAM单元;所述标准6T SRAM单元用于写入权值,传输单元用于实现权值与数字信号的乘法运算,并将得到的运算结果传送给输出缓冲电路。利用本发明方案,可以减少存内计算所需晶体管的数量,进而减小存储器的体积。