一种RISC-VCPU验证中页表项生成方法、系统及装置
基本信息
申请号 | CN202111294855.6 | 申请日 | - |
公开(公告)号 | CN113986775A | 公开(公告)日 | 2022-01-28 |
申请公布号 | CN113986775A | 申请公布日 | 2022-01-28 |
分类号 | G06F12/06(2006.01)I;G06F12/0882(2016.01)I;G06F9/54(2006.01)I | 分类 | 计算;推算;计数; |
发明人 | 邢英杰;王飞;姜志颖 | 申请(专利权)人 | 苏州睿芯集成电路科技有限公司 |
代理机构 | 北京科龙寰宇知识产权代理有限责任公司 | 代理人 | 孙皓晨 |
地址 | 215125江苏省苏州市苏州工业园区星湖街328号创意产业园11-303 | ||
法律状态 | - |
摘要
摘要 | 本发明提供了一种RISC‑V CPU验证中页表项生成方法、系统及装置,该系统具有基于RISC‑V架构的多核CPU、内存模块,还包括:参数设置模块,用于设置页表项属性参数a0,虚拟地址参数a1、物理地址参数a2;以及基于页表建立模块更新所述a0、a1、a2中的属性值;锁模块,用于在内存中设置锁,并执行锁的获取与释放;判断模块,用于判断a1中地址高字段的有效性,以及针对建立页表类型、待建立页表的地址的有效性、待建页表大小进行判断;页表建立模块,基于判断模块的判断结果,以及参数设置模块的各参数中属性值,建立对应的映射表或页节点。本方案在完成各种页表项建立时,可指定页表项属性和VA/PA映射,大大简化了页表项建立过程,方便验证测试。 |
