分频结构
基本信息

| 申请号 | CN202010122250.8 | 申请日 | - |
| 公开(公告)号 | CN113315491A | 公开(公告)日 | 2021-08-27 |
| 申请公布号 | CN113315491A | 申请公布日 | 2021-08-27 |
| 分类号 | H03K3/023(2006.01)I;H03K23/66(2006.01)I | 分类 | 基本电子电路; |
| 发明人 | 周航;吴召雷 | 申请(专利权)人 | 成都纳能微电子有限公司 |
| 代理机构 | - | 代理人 | - |
| 地址 | 610000四川省成都市高新区益州大道1858号软件园G5号楼708 | ||
| 法律状态 | - | ||
摘要

| 摘要 | 本发明涉及一种分频结构,包括输入时钟信号端、与所述输入时钟信号端相连的第一整数分频器及第二整数分频器、与所述第一整数分频器和所述第二整数分频器相连的分频比设置端、与所述第一整数分频器和所述第二整数分频器相连的倍频电路、与所述倍频电路相连的二分频电路及与所述二分频电路相连的输出时钟信号端,所述第一整数分频器及所述第二整数分频器根据所述输入时钟信号端的输入时钟频率及所述分频比设置端的分频比,分别输出第一时钟信号及第二时钟信号至所述倍频电路,所述倍频电路输出第三时钟信号至所述二分频电路,所述二分频电路产生占空比为50%的输出时钟至所述输出时钟信号端。 |





