一种基于FPGA控制的多任务动态重构处理系统和方法
基本信息
申请号 | CN201910672046.0 | 申请日 | - |
公开(公告)号 | CN110398921A | 公开(公告)日 | 2019-11-01 |
申请公布号 | CN110398921A | 申请公布日 | 2019-11-01 |
分类号 | G05B19/042(2006.01)I | 分类 | 控制;调节; |
发明人 | 张乐年; 韩小兵; 齐瑜; 邓小刚 | 申请(专利权)人 | 理工雷科电子(西安)有限公司 |
代理机构 | - | 代理人 | - |
地址 | 710075 陕西省西安市高新区鱼化街办天谷七路996号西安国家数字出版基地C座10505室 | ||
法律状态 | - |
摘要
摘要 | 本发明涉及数据处理技术领域,具体涉及一种基于FPGA控制的多任务动态重构处理系统和方法,其中系统包括FPGA和多个DSP处理器,所述FPGA内部包括多个动态重构控制器,其中,每个动态重构控制器分别通过局部总线与一个DSP处理器连接;所述多个动态重构控制器相互独立,分别用于控制对应的DSP处理器的任务加载、任务切换、复位以及结束任务。这样现了该系统具有多处理任务协作、多模式间独立工作的功能;提高了多任务动态切换中软件资源分配的利用率,充分提升了的嵌入式系统处理平台多任务处理性能。 |
