系统运行中数据流的安全检测和容错方法
基本信息

| 申请号 | CN201710085308.4 | 申请日 | - |
| 公开(公告)号 | CN106803036B | 公开(公告)日 | 2021-03-30 |
| 申请公布号 | CN106803036B | 申请公布日 | 2021-03-30 |
| 分类号 | G06F11/10(2006.01)I;G06F3/06(2006.01)I;G06F21/55(2013.01)I | 分类 | 计算;推算;计数; |
| 发明人 | 张景 | 申请(专利权)人 | 深圳市数安众益科技有限公司 |
| 代理机构 | 深圳市凯达知识产权事务所 | 代理人 | 王琦 |
| 地址 | 518000广东省深圳市南山区粤海街道滨海社区高新南十道81号、83号、85号软件产业基地1栋2层202室 | ||
| 法律状态 | - | ||
摘要

| 摘要 | 本发明公开了一种系统运行中数据流的安全检测和容错方法,所述方法通过CPU执行系统指令,通过DMA完成系统中数据的搬运,并通过CPU总线和DMA总线与外设和存储器进行交互,FLASH分成两个组成部分,一个是存储原始指令流的PFLASH,另一个是存储原始数据流的DFLASH;所述RAM分为程序RAM和数据RAM,分别实现对指令流和数据流的分级管理;所述PFLASH、DFLASH、PRAM和DRAM均设有保护,在CPU运行程序时,将数据以块为单位传输到DRAM,CPU从DRAM中取数执行。 |





