提升时钟精确级的芯片架构模型、建模方法、装置及介质
基本信息

| 申请号 | CN202210515601.0 | 申请日 | - |
| 公开(公告)号 | CN114626322A | 公开(公告)日 | 2022-06-14 |
| 申请公布号 | CN114626322A | 申请公布日 | 2022-06-14 |
| 分类号 | G06F30/3312(2020.01)I | 分类 | 计算;推算;计数; |
| 发明人 | 孙建康;张竞丹;陈成;樊良辉;刘周平 | 申请(专利权)人 | 芯瞳半导体技术(山东)有限公司 |
| 代理机构 | 西安维英格知识产权代理事务所(普通合伙) | 代理人 | - |
| 地址 | 710065陕西省西安市高新区唐延南路8号泰维智链中心T1301室 | ||
| 法律状态 | - | ||
摘要

| 摘要 | 本发明实施例公开了一种提升时钟精确级的芯片架构模型、建模方法、装置及介质;该芯片架构模型包括:对芯片系统架构进行建模的建模元素;其中,所述建模元素包括组件、组件间的排列以及组件间的交互三类;将所述芯片系统架构划分为系统层面和组件层面;所述建模元素中组件间的排列以及组件间的交互基于所述系统层面能够被设定的架构描述语言描述;所述建模元素中被描述组件的行为基于所述组件层面相应于所述被描述组件的类型描述。 |





