针对高速AD/DA芯片的多芯片同步电路、系统及方法
基本信息
申请号 | CN202010336383.5 | 申请日 | - |
公开(公告)号 | CN111262578B | 公开(公告)日 | 2020-06-09 |
申请公布号 | CN111262578B | 申请公布日 | 2020-06-09 |
分类号 | H03L7/08(2006.01)I | 分类 | - |
发明人 | 李国儒;陈旭斌 | 申请(专利权)人 | 杭州城芯科技有限公司 |
代理机构 | 北京格允知识产权代理有限公司 | 代理人 | 张莉瑜 |
地址 | 310000浙江省杭州市西湖区三墩镇西园三路3号5楼504室 | ||
法律状态 | - |
摘要
摘要 | 本发明涉及集成电路技术领域,尤其涉及一种针对高速AD/DA芯片的多芯片同步电路、系统及方法,该同步电路包括鉴频电路、环路滤波器、振荡器、第一整数分频网络、第二整数分频网络和延时采样电路;鉴频电路的输入为参考时钟和第一整数分频网络的输出之一,构成锁相环;第一整数分频网络的输出为环路分频时钟,与参考时钟同步;延时采样电路的输入为同步信号、第一整数分频网络输出的时钟,输出为复位信号;第二整数分频网络的输入为复位信号,第一整数分频网络输出的时钟,输出为非环路分频时钟。本发明无需芯片外供高频采样时钟,也无需芯片限定输入的参考时钟与同步信号的时序,能够尽量简化同步时钟网络,且易于扩展。 |
