一种延迟锁定回路
基本信息
申请号 | CN202111082024.2 | 申请日 | - |
公开(公告)号 | CN113541679A | 公开(公告)日 | 2021-10-22 |
申请公布号 | CN113541679A | 申请公布日 | 2021-10-22 |
分类号 | H03L7/08(2006.01)I;H03K5/00(2006.01)I | 分类 | 基本电子电路; |
发明人 | 亚历山大;上官朦朦 | 申请(专利权)人 | 蕲春县赤龙湖投资有限公司 |
代理机构 | 江苏坤象律师事务所 | 代理人 | 赵新民;夏纯 |
地址 | 321000 浙江省金华市金东区孝顺镇正涵南街1088号13楼1302室 | ||
法律状态 | - |
摘要
摘要 | 本发明提供一种延迟锁定回路包括:可变延迟块,用于接收从外部输入的输入时钟,以产生中间时钟;固定延迟块,耦接至可变延迟块之后产生内部反馈时钟;鉴相器,检测内部反馈时钟与输入时钟的相位差,输出比较结果;控制器,基于比较结果改变可变延迟块的延迟量,产生与输入时钟同相位的输出时钟。可变延迟块包括主延迟链以及至少一条附加延迟链,用于响应于控制信号开启其中一条;主延迟链和附加延迟链结构相同。使用至少两条延迟链来进行锁定延迟,在正常情况下使用主延迟链,当主延迟链发生溢出时,启动附加延迟链来替换主延迟链,相较于重启DLL电路,切换耗费时间短,时钟跳变小,能够尽快恢复DLL电路的正常工作,减少数据传输的丢失。 |
