可配置的MDDI主端接口电路

基本信息

申请号 CN201410013994.0 申请日 -
公开(公告)号 CN103729327A 公开(公告)日 2014-04-16
申请公布号 CN103729327A 申请公布日 2014-04-16
分类号 G06F13/40(2006.01)I 分类 计算;推算;计数;
发明人 魏廷存;李勇;李博 申请(专利权)人 咸阳金钻数码有限公司
代理机构 西北工业大学专利中心 代理人 西北工业大学;咸阳金钻数码有限公司
地址 710072 陕西省西安市友谊西路127号
法律状态 -

摘要

摘要 本发明公开了一种可配置的MDDI主端接口电路,用于解决现有MDDI主端接口电路最大数据传输速度低的技术问题。技术方案是包括链接控制模块,还包括控制寄存器堆、先进先出存储器、唤醒检测电路、串行发送模块、并行接收模块和CRC校验电路,实现前向链接和反向链接数据传输。本发明通过MCU配置控制寄存器堆,可以根据显示需要配置不同的接口模式,支持MDDI的Type?I、Type?II、Type?III和Type?IV四种接口模式;可作为IP核挂载在微处理器总线结构上使用,电路通用性强;最大数据传输速度由背景技术的160Mbps提高到200Mbps,提高了25%。