一种准循环LDPC编码的硬件实现方法及装置
基本信息
申请号 | CN202111478103.5 | 申请日 | - |
公开(公告)号 | CN114157307A | 公开(公告)日 | 2022-03-08 |
申请公布号 | CN114157307A | 申请公布日 | 2022-03-08 |
分类号 | H03M13/11(2006.01)I | 分类 | 基本电子电路; |
发明人 | 汤飞;王霄峻;刘帅龙;芮正祥;陈晓曙;戴佳;王青;梁娟娟 | 申请(专利权)人 | 江苏正赫通信息科技有限公司 |
代理机构 | 南京睿之博知识产权代理有限公司 | 代理人 | 杨雷 |
地址 | 210000江苏省南京市江宁经济技术开发区秣周东路9号 | ||
法律状态 | - |
摘要
摘要 | 一种准循环LDPC编码的硬件实现方法及装置,属于通信技术领域。将校验矩阵H的前n列记为一个矩阵,将矩阵按行分解为M行块;矩阵分解为基矩阵和替换阵。为输出信息比特和校验比特分配存储空间;为M个中间计算结果分配存储空间。对于基矩阵中行重小于其他行的行块,在该行添加一条边,指向校验比特。将M个行块各与信息比特进行矩阵乘法,得到中间结果。利用中间结果迭代计算编码矩阵各行块对应的校验比特,级联结果得到完整校验比特。级联信息比特与校验比特,输出完整LDPC编码结果。本发明通过重新设计LDPC校验矩阵的内容,使得硬件遍历基矩阵的轮次固定,有利于实现硬件流水线结构,起到降低系统时延、提高系统吞吐量的效果。 |
