数字数据储存单元及降低待机电流的方法
基本信息
申请号 | CN201710805289.8 | 申请日 | - |
公开(公告)号 | CN108305652B | 公开(公告)日 | 2021-06-18 |
申请公布号 | CN108305652B | 申请公布日 | 2021-06-18 |
分类号 | G11C11/417 | 分类 | 信息存储; |
发明人 | 王立中 | 申请(专利权)人 | 芯立嘉集成电路(杭州)有限公司 |
代理机构 | 北京三友知识产权代理有限公司 | 代理人 | 王涛 |
地址 | 201203 上海市浦东新区青桐路168弄25号 | ||
法律状态 | - |
摘要
摘要 | 本发明揭露一种数字数据储存单元及降低待机电流的方法。包含:多个数字数据储存元件,各该数字数据储存元件包含一闩锁器且连接在一高数字电压轨以及一低数字电压节点之间;一开关装置,连接在该低数字电压节点以及一接地电压轨之间,在一待机期间内,选择性地浮接该低数字电压节点,可终止因MOSFET装置的通道扩散泄漏电流所引起的连接至接地电压的主要待机泄漏电流路径。在待机模式下,为保留该数字数据储存元件的储存数据,根据从被低频振荡器触发的脉波产生器所输出的多个矩形电压脉波,周期性地连接该低数字电压节点至该接地电压。因为除了将该低数位电压节点浮接之外,并没有施加任何外部电压偏压至该低数位电压节点,故资料恢复过程是立即的。 |
