一种降低LDPC误码平层的方法
基本信息
申请号 | CN201811064276.0 | 申请日 | - |
公开(公告)号 | CN109412611B | 公开(公告)日 | 2022-06-10 |
申请公布号 | CN109412611B | 申请公布日 | 2022-06-10 |
分类号 | H03M13/29(2006.01)I | 分类 | 基本电子电路; |
发明人 | 龚晖 | 申请(专利权)人 | 珠海妙存科技有限公司 |
代理机构 | 广州嘉权专利商标事务所有限公司 | 代理人 | - |
地址 | 519000广东省珠海市高新区金唐路1号港湾1号科技园港9栋4楼 | ||
法律状态 | - |
摘要
摘要 | 本发明的技术方案包括一种降低LDPC误码平层的方法,用于实现:使用常规的初步校验后统计不满足的校验式的个数,预设合适的门限,在不满足校验式的个数小于所设门限的情况下,根据不满足的校验式获取对应的码字,执行纠正,降低误码平层。本发明的有益效果为:尝试通过翻转比特来降低误码平层的方法,通过预设的迭代次数和门限,避免解码失败进入死循环并高效的进行CRC联合校验,配合预设的翻转策略进行比特翻转,可以大幅降低误码平层,提高解码成功率。 |
