基于FPGA的时延可设的时间间隔测量装置及测量方法

基本信息

申请号 CN201911390755.6 申请日 -
公开(公告)号 CN111061145B 公开(公告)日 2022-07-05
申请公布号 CN111061145B 申请公布日 2022-07-05
分类号 G04F10/04(2006.01)I 分类 测时学;
发明人 陈建平;吴龟灵;胡亮 申请(专利权)人 嘉兴泰传光电有限公司
代理机构 上海恒慧知识产权代理事务所(特殊普通合伙) 代理人 -
地址 314200浙江省嘉兴市平湖经济技术开发区新兴二路988号三号楼西侧
法律状态 -

摘要

摘要 一种基于FPGA的时延可设的时间间隔测量装置及测量方法,装置包括FPGA模块,所述的FPGA模块具有信号1输入端口,信号2输入端口,所述的FPGA模块的输出端经第一路TDC7200模块、第二路TDC7200模块通过SPI总线和所述的单片机相连,所述的FPGA模块与所述的单片机通过串口通信的方式相连。本发明只要设置了延迟后的停止计数的时间落后于开始计数的时间,整个系统就可以正常工作。保证了只要设置合适的时延就能测这信号1和信号2两个信号的时间间隔,而不强求信号1必须要超前信号2。