基于FPGA嵌入式系统的多路音频软编码机制

基本信息

申请号 CN201611207687.1 申请日 -
公开(公告)号 CN106875952B 公开(公告)日 2021-02-26
申请公布号 CN106875952B 申请公布日 2021-02-26
分类号 H04N21/439(2011.01)I;G10L19/008(2013.01)I;H04N21/43(2011.01)I 分类 乐器;声学;
发明人 李科;邹伟华 申请(专利权)人 伟乐视讯科技股份有限公司
代理机构 广州三环专利商标代理有限公司 代理人 温旭
地址 516229广东省惠州市仲恺高新区惠南产业园顺昌路1号
法律状态 -

摘要

摘要 本发明涉及广播电视与多媒体技术领域,特别是涉及一种基于FPGA嵌入式系统的多路音频软编码机制。该方案通过FPGA嵌入式系统提取每个输入通道的原始音频数据的有效PCM数据,采用DDR对所述PCM数据完成编码前PCM帧和编码后ES帧的交互,将与视频同步的PTS值写入与之对应的PES帧头部并输出。本发明的发明目的在于提供一种基于FPGA嵌入式系统的多路音频软编码机制,采用本发明提供的技术方案能够并行地接收与处理多路的原始数字音频数据,对各通道PCM音频帧产生与视频同步的PTS值,并将此对应关系保持到编码后的PES帧和PTS值,保证音视频同步。