一种原型验证平台的电路结构
基本信息
申请号 | CN202021001903.9 | 申请日 | - |
公开(公告)号 | CN212112481U | 公开(公告)日 | 2020-12-08 |
申请公布号 | CN212112481U | 申请公布日 | 2020-12-08 |
分类号 | G06F30/34(2020.01)I;G06F30/398(2020.01)I | 分类 | 计算;推算;计数; |
发明人 | 张文沛;宋润平;刘斌;李青松 | 申请(专利权)人 | 成都卓源网络科技有限公司 |
代理机构 | 成都科奥专利事务所(普通合伙) | 代理人 | 成都卓源网络科技有限公司 |
地址 | 610000四川省成都市武侯区二环路南一段1号 | ||
法律状态 | - |
摘要
摘要 | 本实用新型公开了一种原型验证平台的电路结构,包括FPGA电路、DSP电路、时钟电路、复位电路和电源电路;FPGA电路包括第一FPGA芯片、第二FPGA芯片和SRI0总线交换芯片,所述第一FPGA芯片分别通过第二FPGA芯片和SRI0总线交换芯片与所述DSP电路连接;所述时钟电路、复位电路和电源电路均分别与FPGA电路和DSP电路连接;本设计采用FPGA+DSP架构,选用两片FPGA芯片分别实现信号处理和接口控制功能,降低了芯片验证过程的复杂性;将DSP芯片通过专用的SRI0总线转换芯片与FPGA芯片进行通信连接,提高了芯片验证过程中数据传输的效率。 |
