一种具有超深沟槽的瞬态电压抑制器结构的制造方法

基本信息

申请号 CN201510033881.1 申请日 -
公开(公告)号 CN104616988B 公开(公告)日 2018-12-11
申请公布号 CN104616988B 申请公布日 2018-12-11
分类号 H01L21/329;H01L21/04 分类 基本电气元件;
发明人 朱伟东;赵泊然 申请(专利权)人 应能微电子(上海)有限公司
代理机构 苏州广正知识产权代理有限公司 代理人 刘述生
地址 213022 江苏省常州市常州新北区华山路8号-5号楼
法律状态 -

摘要

摘要 本发明公开了一种具有超深沟槽的瞬态电压抑制器结构的制造方法,其制造步骤为:步骤一,在具有第一导电类型的重掺杂硅衬底顶面生长一层厚度为20‑60微米的具有第一导电类型的掺杂外延层;步骤二,在所述掺杂外延层顶面沉积一层二氧化硅硬掩膜,以作为刻蚀超深沟槽的硬掩膜;步骤三,对所述二氧化硅硬掩膜进行光刻和等离子刻蚀,以形成多个超深沟槽;步骤四,将自掺杂生长的具有第二导电类型的多晶硅填充在所述超深沟槽中;步骤五,通过高温推进,将在所述具有第二导电类型的掺杂多晶硅与具有第一导电类型的重掺杂衬底间形成扩散PN结;步骤六,生长介质层;步骤七,生长金属层及刻蚀;步骤八,生长钝化层及刻蚀。上述结构可以在更小的芯片尺寸上承受更大的浪涌功率(千瓦级)或浪涌电流。