一种基于数字预调节的延迟锁相系统及方法
基本信息
申请号 | CN202110731170.7 | 申请日 | - |
公开(公告)号 | CN113258928A | 公开(公告)日 | 2021-08-13 |
申请公布号 | CN113258928A | 申请公布日 | 2021-08-13 |
分类号 | H03L7/089 | 分类 | 基本电子电路; |
发明人 | 吴献;李炜 | 申请(专利权)人 | 深圳市爱普特微电子有限公司 |
代理机构 | 深圳市顺天达专利商标代理有限公司 | 代理人 | 车大莹;郭伟刚 |
地址 | 518000 广东省深圳市南山区西丽街道西丽社区打石一路深圳国际创新谷八栋A座1702 | ||
法律状态 | - |
摘要
摘要 | 本发明公开了一种基于数字预调节的延迟锁相系统,包括延迟锁相模块、数字预调节模块和启动模块,延迟锁相模块包括延迟单元,启动时延迟单元的输入端的电压为启动模块产生的启动电压,延迟单元与数字预调节模块形成反馈环,数字预调节模块根据系统输入时钟信号和系统输出反馈信号的相位差生成用于调节延迟单元的调节码,延迟单元在调节码的调节下工作在最佳工作点后关闭数字预调节模块和启动模块,使延迟锁相模块进入延迟锁相环工作模式。本发明根据输入时钟信号的频率和电路的制造工艺条件对延迟单元调节,从而消除以上因素对延迟锁相环的影响;同时由于延迟单元始终工作在最佳工作点附近,其提供的延迟范围可以被限制,使其不会产生谐波锁定。 |
