一种高速动态锁存型比较器、芯片及通信终端

基本信息

申请号 CN201810242985.7 申请日 -
公开(公告)号 CN108494406A 公开(公告)日 2018-09-04
申请公布号 CN108494406A 申请公布日 2018-09-04
分类号 H03M1/34;H03M1/00 分类 基本电子电路;
发明人 林升;白云芳 申请(专利权)人 上海唯捷创芯电子技术有限公司
代理机构 北京汲智翼成知识产权代理事务所(普通合伙) 代理人 上海唯捷创芯电子技术有限公司
地址 201203 上海市浦东新区张江高科技园区碧波路572弄116号13号楼
法律状态 -

摘要

摘要 本发明公开了一种高速动态锁存型比较器、芯片及通信终端。该高速动态锁存型比较器包括偏置模块、输入模块、交叉耦合锁存模块、第一复位模块、第二复位模块、第一输出模块和第二输出模块,偏置模块与输入模块连接,输入模块分别与交叉耦合锁存模块、第一输出模块和第二输出模块连接,交叉耦合锁存模块与第一复位模块和第二复位模块连接。在本高速动态锁存型比较器中,将输入模块的第二PMOS晶体管和第三PMOS晶体管的衬底端分别作为同相输入端和反相输入端,并利用第二PMOS晶体管和第三PMOS晶体管的栅跨导和衬底偏置效应引入的背栅跨导提升该高速动态锁存型比较器的响应速度。