利用I2C地址匹配唤醒的低功耗芯片架构及唤醒方法

基本信息

申请号 CN202010827718.3 申请日 -
公开(公告)号 CN112148662A 公开(公告)日 2020-12-29
申请公布号 CN112148662A 申请公布日 2020-12-29
分类号 G06F13/42(2006.01)I 分类 计算;推算;计数;
发明人 佘磊 申请(专利权)人 上海赛昉科技有限公司
代理机构 上海邦德专利代理事务所(普通合伙) 代理人 上海赛昉科技有限公司
地址 201203上海市浦东新区自由贸易试验区盛夏路61弄张润大厦2号电梯楼层5层(实际楼层4层)02室
法律状态 -

摘要

摘要 本发明涉及集成电路技术领域,具体涉及一种利用I2C地址匹配唤醒的低功耗芯片架构及唤醒方法,包括:实现片上系统主要功能的PD_SOC电源域;实现整体的上下电、各组分别retention和powerdown多种低功耗模式的组合的PD_RAM电源域;实现全局配置、全局时钟复位和功耗管理的PD_LPM电源域;实现always on域的全局配置、低频时钟和全局复位、唤醒和电源/功耗管理的PD_AON电源域。本发明通过设置I2C从机地址匹配模块,使I2C从机低功耗芯片处于最低功耗模式,利用I2C的SCL和SDA来驱动I2C从机地址匹配模块,当地址匹配时,触发I2C从机低功耗芯片从低功耗模式退出至工作模式,在完全不增加系统集成成本的情况下,I2C从机低功耗芯片能使用最低功耗模式,解决了传统设计不能兼顾功耗和系统集成成本的缺陷。