一种桥接器、加速设备互连系统及数据加速处理方法

基本信息

申请号 CN202111285476.0 申请日 -
公开(公告)号 CN113722266B 公开(公告)日 2022-03-01
申请公布号 CN113722266B 申请公布日 2022-03-01
分类号 G06F15/173(2006.01)I;G06N3/04(2006.01)I;G06N3/063(2006.01)I;CN 110188879 A,2019.08.30;CN 109302357 A,2019.02.01;US 2021271960 A1,2021.09.02 程红旭.面向片上系统的神经网络设计和实现研究.《中国优秀硕士学位论文全文数据库 信息科技辑》.2019,第2019年卷(第12期),;AshkanBeyranvand Nejad et al..A hardware/software platform for QoS bridging over multi-chip NoC-based systems.《Parallel Computing》.2013,第39卷(第9期), 分类 计算;推算;计数;
发明人 王赟;张官兴;郭蔚;黄康莹;张铁亮 申请(专利权)人 上海埃瓦智能科技有限公司
代理机构 北京清大紫荆知识产权代理有限公司 代理人 黎飞鸿;冯振华
地址 201306上海市浦东新区自由贸易试验区临港新片区环湖西二路888号C楼
法律状态 -

摘要

摘要 本发明提供一种桥接器、加速设备互连系统及数据加速处理方法,应用于人工智能技术领域,其中桥接器包括第一多路复用器、第二多路复用器、多级开关互连网络、输入端口和输出端口,输入端口和输出端口成对与加速设备连接,第一多路复用器设置于输入端口与多级开关互连网络之间,用于在输入控制信号的控制下,将输入端口与多级开关互连网络连通;第二多路复用器设置于多级开关互连网络与输出端口之间,用于在输出控制信号的控制下,将多级开关互连网络与输出端口连通。通过所述桥接器,不仅可实现桥接器的端口互连,也可实现成对加速设备之间点对点的无阻塞数据交换通信,可灵活支持神经网络部署应用到基于加速芯片、加速芯片组等加速设备中。