数字滤波器及全数字时钟数据恢复电路
基本信息
申请号 | CN202110595127.2 | 申请日 | - |
公开(公告)号 | CN113328730A | 公开(公告)日 | 2021-08-31 |
申请公布号 | CN113328730A | 申请公布日 | 2021-08-31 |
分类号 | H03H17/06(2006.01)I;H03L7/093(2006.01)I | 分类 | 基本电子电路; |
发明人 | 臧剑栋;张正平;付东兵;王健安;陈光炳;俞宙;唐枋;舒洲 | 申请(专利权)人 | 重庆吉芯科技有限公司 |
代理机构 | 上海光华专利事务所(普通合伙) | 代理人 | 李铁 |
地址 | 400060重庆市南岸区南坪花园路14号 | ||
法律状态 | - |
摘要
摘要 | 本发明提供了一种数字滤波器及全数字时钟数据恢复电路,其中数字滤波器包括用于将输入的待补偿数字输入数据拆分为高位数据、第一低位数据和第二低位数据,并对高位数据进行频率积分处理的频率积分器,用于依次对输入的第一低位数据进行累加处理和量化处理的一阶sigma‑delta补偿电路,以及用于对输入的频率积分处理后的所述高位数据以及累加处理和量化处理后的所述第一低位数据进行全加处理,得到全加数据的全加器,通过采用一阶sigma‑delta补偿电路对原本舍弃的部分低位数据进行处理,既减少数字滤波器中积分路径所需的数据位数,减轻数字滤波器设计难度,又拓展了累加器的位数,从而降低了数字滤波器的设计难度和功耗,提高了数字滤波器的工作频率。 |
