考虑先进制程约束的混合行高标准单元电路合法化方法
基本信息
申请号 | CN202010328496.0 | 申请日 | - |
公开(公告)号 | CN111539166A | 公开(公告)日 | 2020-08-14 |
申请公布号 | CN111539166A | 申请公布日 | 2020-08-14 |
分类号 | G06F30/3308(2020.01)I;G06F30/392(2020.01)I | 分类 | - |
发明人 | 陈建利;朱自然 | 申请(专利权)人 | 福州立芯科技有限公司 |
代理机构 | 福州元创专利商标代理有限公司 | 代理人 | 福州立芯科技有限公司 |
地址 | 350100福建省福州市闽侯县南屿镇乌龙江南大道79号信通国际中心3#1303 | ||
法律状态 | - |
摘要
摘要 | 本发明涉及一种考虑先进制程约束的混合行高标准单元电路合法化方法,包括如下步骤:(1)对围栏区域进行处理,并将单元对齐到相应子芯片及其最近的正确行;(2)将合法化问题转化为一个二次规划问题,通过基于模数的矩阵分裂迭代法解决所述二次规划问题;(3)搜索可能导致过度移动的破坏性单元,并将破坏性单元重新分配到可能的最佳行中;(4)通过部分单元的水平翻转减少边缘间距;(5)处理存在的单元重叠和违反技术约束单元;(6)处理剩余的非法单元;(7)在不违反技术约束的前提下优化最大位移和总位移。该方法有利于在优化最大位移量和总位移量的同时减少违反技术约束的情况。 |
