基于FPGA的动态可重构硬件加速方法及系统
基本信息
申请号 | CN201610824310.4 | 申请日 | - |
公开(公告)号 | CN106648883B | 公开(公告)日 | 2020-02-04 |
申请公布号 | CN106648883B | 申请公布日 | 2020-02-04 |
分类号 | G06F9/50 | 分类 | 计算;推算;计数; |
发明人 | 牛昕宇 | 申请(专利权)人 | 上海鲲云信息科技有限公司 |
代理机构 | 上海光华专利事务所(普通合伙) | 代理人 | 深圳鲲云信息科技有限公司;上海鲲云信息科技有限公司 |
地址 | 518000 广东省深圳市福田区福保街道保税区市花路长富金茂大厦11层1109室 | ||
法律状态 | - |
摘要
摘要 | 本发明提供基于FPGA的动态可重构硬件加速方法及系统,包括:提取应用程序的可重构数据流图,对于函数层数据流图中的每个函数节点,从其中的起始运算节点起,计算其余各个运算节点的运算起始时间和运算结束时间,据以计算每个函数节点的运算起始时间和运算结束时间;根据每个函数节点的运算结束时间,在不改变各函数节点间原本的数据依赖的基础上,将所述函数层数据流图重新分层,令每层包括按照函数节点内运算时间分开排序时在同一等级的电路;将拥有相同函数功能的函数层合并为同一函数层,合并后的各函数层依照预设规则结合,每个结合后的函数层成为一个独立的配置层,同一配置层中的函数并行运行,由此提升FPGA的运算速度。 |
