基于RISC-V指令集的二级流水线架构

基本信息

申请号 CN201810933214.2 申请日 -
公开(公告)号 CN109144573A 公开(公告)日 2019-01-04
申请公布号 CN109144573A 申请公布日 2019-01-04
分类号 G06F9/38 分类 计算;推算;计数;
发明人 胡振波 申请(专利权)人 芯来科技(武汉)有限公司
代理机构 苏州中合知识产权代理事务所(普通合伙) 代理人 胡振波;芯来科技(武汉)有限公司
地址 201100 上海市闵行区漕宝路1467弄4区67号402室
法律状态 -

摘要

摘要 本发明公开了一种基于RISC‑V指令集的二级流水线架构,包括:取指令单元、执行单元、数据读写单元、长流水线数据处理单元、扩展加速接口协处理器、回写整数通用寄存器和总线接口单元,取指令单元取出指令后通过IR寄存器将指令发送至执行单元,时通过PC寄存器将指令的PC值发送至执行单元,执行单元根据接收的指令和指令PC值对指令进行译码和派遣,执行单元通过译码出的操作数寄存器索引读取回写整数通用寄存器,执行单元将指令派遣给各运输模块进行运算,执行单元将指令运算的结果写回至回写整数通用寄存器,总线接口单元用于辅助指令传输,通过在处理器内核中采用两级流水线架构,以达到降低处理器内核架构成本、提高处理器性能的目的。