集成电路
基本信息
申请号 | CN201510794049.3 | 申请日 | - |
公开(公告)号 | CN106712762A | 公开(公告)日 | 2017-05-24 |
申请公布号 | CN106712762A | 申请公布日 | 2017-05-24 |
分类号 | H03K19/0175(2006.01)I;H01L27/02(2006.01)I;H01L23/50(2006.01)I | 分类 | 基本电子电路; |
发明人 | 施炳煌;廖栋才;李桓瑞 | 申请(专利权)人 | 凌阳科技股份有限公司 |
代理机构 | 北京同立钧成知识产权代理有限公司 | 代理人 | 马雯雯;臧建明 |
地址 | 中国台湾新竹科学工业园区创新一路19号 | ||
法律状态 | - |
摘要
摘要 | 本发明提供一种集成电路。集成电路包括至少一主芯片以及输入输出接口芯片。主芯片具有多数个焊垫。输入输出接口芯片则包括时钟信号产生器,并用以产生至少一时钟信号。其中输入输出接口芯片的时钟信号产生器提供时钟信号至主芯片以作为主芯片的工作时钟信号。主芯片为多晶胞芯片。各晶胞与相邻的晶胞间具有至少一相隔空间。各信号传输线组用以进行至少部分相邻晶胞间的信号传输。其中多晶胞芯片是可使用的,通过部分相隔空间进行切割以切断部分信号传输线组,使多晶胞芯片被分割为多个子芯片,其中至少部分子芯片仍可使用。因此,本发明的集成电路,可有效降低生产成本。 |
