一种基于FPGA的TDD-LTE同步模块

基本信息

申请号 CN201922421138.X 申请日 -
公开(公告)号 CN210578536U 公开(公告)日 2020-05-19
申请公布号 CN210578536U 申请公布日 2020-05-19
分类号 H04B1/40;H04W56/00 分类 电通信技术;
发明人 谢思坦 申请(专利权)人 深圳市傲立电子有限公司
代理机构 武汉臻诚专利代理事务所(普通合伙) 代理人 陈玉
地址 518053 广东省深圳市南山区沙河街道海景花园海韵阁8D
法律状态 -

摘要

摘要 本实用新型公开了一种基于FPGA的TDD‑LTE同步模块,其特征在于,包括:天线、运算放大器、混频器、本振芯片、模数转换器、FPGA芯片及晶振;通过天线接收射频信号,该射频信号经运算放大器放大后进入混频器,所述混频器将运算放大器输出的信号和本振芯片产生的另一频率信号进行混频并输出至模数转换器,所述模数转换器将射频信号转换为数字信号并输入至FPGA芯片进行处理,从而实现输出TDD‑LTE同步信号,同时,采用晶振提供工作时钟信号,以保证模块正常工作;实现了TDD‑LTE上下行同步信号传输功能,具有结构简单,且各器件相互独立,维护简单,降低了生产成本,提高了系统的稳定性等优势。