一种LDPC译码过程中校验节点更新方法、系统及存储介质

基本信息

申请号 CN202110453200.2 申请日 -
公开(公告)号 CN113285723A 公开(公告)日 2021-08-20
申请公布号 CN113285723A 申请公布日 2021-08-20
分类号 H03M13/11 分类 基本电子电路;
发明人 刘银涛;刘扬;朱辉;程健 申请(专利权)人 武汉梦芯科技有限公司
代理机构 北京轻创知识产权代理有限公司 代理人 何佩英
地址 430073 湖北省武汉市东湖新技术开发区高新大道980号北斗大厦9层
法律状态 -

摘要

摘要 本发明涉及一种LDPC译码过程中校验节点更新方法、系统及存储介质,其方法包括,步骤1,利用置信度矩阵M初始化寄存器S,得到S序列;且令ε=0;步骤2,将首个元素S[0]作为最小对数似然比及其对应的有限域元素;步骤3,判断首个元素S[0]的最小对数似然比是否存在于输出的置信度向量中;若否,则执行步骤4;若是,则执行步骤5;步骤4,将首个元素S[0]存储于输出的置信度向量的第ε位中;步骤5,删除首个元素S[0],并将首个元素S[0]在置信度矩阵M中对应元素的右边元素作为新元素,采用二分排序方法在S序列中插入新元素,得到新S序列。本发明可以使得C2V的更新过程节省大量时间,大大提升了LDPC的译码效率。