一种准并行结构的LDPC编码器
基本信息
申请号 | CN201610192031.0 | 申请日 | - |
公开(公告)号 | CN105703783B | 公开(公告)日 | 2019-10-18 |
申请公布号 | CN105703783B | 申请公布日 | 2019-10-18 |
分类号 | H03M13/11 | 分类 | 基本电子电路; |
发明人 | 顾明飞 | 申请(专利权)人 | 成都凯腾四方数字广播电视设备有限公司 |
代理机构 | 成都九鼎天元知识产权代理有限公司 | 代理人 | 袁春晓 |
地址 | 610092 四川省成都市青羊区青羊工业集中发展区文光路321号 | ||
法律状态 | - |
摘要
摘要 | 本发明公开了一种准并行结构的LDPC编码器,涉及数字信息传输领域,旨在针对上述存在的问题,提供一种结构更加精简的LDPC编码器,有效降低生产成本。本发明技术要点:包括至少一个存储器、三个运算单元、控制单元及选通输出单元。所述存储器与三个运算单元均具有信号连接,存储器用于存储码率1、码率2、码率3及码率4情况时的生成矩阵。三个运算单元分别用于先并行计算p0、p1及p2;再并行计算p3、p4及p5;以此类推,直到并行计算pm‑2、pm‑1及pm。 |
