一种用于多FPGA仿真验证平台的电路划分方法

基本信息

申请号 CN202210500172.X 申请日 -
公开(公告)号 CN114595651A 公开(公告)日 2022-06-07
申请公布号 CN114595651A 申请公布日 2022-06-07
分类号 G06F30/331;G06F115/02 分类 计算;推算;计数;
发明人 王晨阳;李立;谢辉 申请(专利权)人 湖南泛联新安信息科技有限公司
代理机构 长沙市护航专利代理事务所(特殊普通合伙) 代理人 张洁
地址 410005 湖南省长沙市开福区伍家岭街道栖凤路486号凯乐微谷商务中心1栋1710、1711房
法律状态 -

摘要

摘要 本发明公开了一种用于多FPGA仿真验证平台的电路划分方法,包括获取电路中的Verilog项目源码进行解析,得到每个模块的资源信息以及模块之间的连线信息并进行建模,得到由节点和边组成的无向图模型;以边的位宽为权重进行最小切原则对无向图模型进行划分后,对多FPGA仿真验证平台进行全局资源配置,将划分后的无向图模型映射到对应FPGA上;对映射后的FPGA仿真验证平台进行测试得到主频结果,检测到映射后的FPGA仿真验证平台满足预设的约束条件以及主频结果满足预设的任务需求后,完成电路划分。通过无向图模型建模、划分、映射,最后进行验证,找到适合用户设计和多FPGA仿真验证平台的划分映射策略。