一种基于FPGA的延迟线时差测量装置

基本信息

申请号 CN202121543380.5 申请日 -
公开(公告)号 CN215526371U 公开(公告)日 2022-01-14
申请公布号 CN215526371U 申请公布日 2022-01-14
分类号 G04F10/00(2006.01)I;G04F10/04(2006.01)I 分类 测时学;
发明人 舒广平;严锋 申请(专利权)人 西安儒科电子有限公司
代理机构 成都天汇致远知识产权代理事务所(普通合伙) 代理人 韩晓银
地址 710000陕西省西安市高新区丈八四路20号4幢一单元15层B室
法律状态 -

摘要

摘要 本实用新型涉及一种基于FPGA的延迟线时差测量装置,包括:时钟输入单元、脉冲信号输入单元、FPGA时差测量单元以及串口通信单元;所述时钟输入单元和所述脉冲信号输入单元均与所述FPGA时差测量单元连接,所述FPGA时差测量单元与所述串口通信单元连接;所述时钟输入单元被配置为提供系统工作时钟;所述脉冲信号输入单元被配置为提供待测信号;所述FPGA时差测量单元被配置为根据所述系统工作时钟和所述待测信号进行高精度时差测量,并将时差测量结果发送给所述串口通信单元;所述串口通信单元被配置输出所述时差测量结果。