一种低成本零延时的SAR-ADC硬件校正算法

基本信息

申请号 CN202110321763.6 申请日 -
公开(公告)号 CN113055007A 公开(公告)日 2021-06-29
申请公布号 CN113055007A 申请公布日 2021-06-29
分类号 H03M1/10 分类 基本电子电路;
发明人 戴锐;吴晓勇;崔松叶 申请(专利权)人 深圳前海维晟智能技术有限公司
代理机构 深圳市兰锋盛世知识产权代理有限公司 代理人 罗炳锋
地址 518000 广东省深圳市前海深港合作区前湾一路1号A栋201室(入驻深圳市前海商务秘书有限公司)
法律状态 -

摘要

摘要 一种低成本零延时的SAR‑ADC硬件校正算法,采用如下处理步骤:S1、定义寄存器AM和寄存器AK,通过寄存器AM和寄存器AK配置一个硬件算法电路,寄存器AM的符号位为Fm,寄存器AK的符号位为Fk,硬件算法电路以ADC输出数据Ya为输入;S2、算法电路通过Ya获得校正值TEMP1,其中TEMP1=Ya+(Fm?AM:‑AM);S3、算法电路通过TEMP1获得校正值TEMP2,其中TEMP2=(Fk?AK:‑AK)*TEMP1;S4、算法电路根据校正值TEMP1和校正值TEMP2获得ADC输出数据校正值Yb,其中Yb=TEMP1+TEMP2。通过寄存器配置一个硬件算法电路,计算方法简单,不需要占用ADC的采样时间,能最简化计算ADC的校正,具有低消耗、零延时的特点。