一种反卷积硬件加速电路

基本信息

申请号 CN201920554691.8 申请日 -
公开(公告)号 CN209657350U 公开(公告)日 2019-11-19
申请公布号 CN209657350U 申请公布日 2019-11-19
分类号 G06N3/063(2006.01)I 分类 计算;推算;计数;
发明人 王子彤; 姜凯; 秦刚 申请(专利权)人 济南浪潮无线通信有限公司
代理机构 济南信达专利事务所有限公司 代理人 罗文曌
地址 250100 山东省济南市高新区浪潮路1036号
法律状态 -

摘要

摘要 本实用新型公开了一种反卷积硬件加速电路,包括输入缓冲模块、权重缓冲模块、输入扩展模块、可配置脉动乘加模块、输出缓冲模块和控制模块;所述输入扩展模块包括输入FIFO存储器和参数FIFO存储器;所述控制模块分别连接输入缓冲模块、权重缓冲模块、可配置脉动乘加模块和输出缓冲模块的输入端,所述控制模块连接参数FIFO存储器的输入端;所述输入缓冲模块的输出端连接输入FIFO存储器的输入端,所述输入扩展模块的输出端连接可配置脉动乘加模块输入端一,所述权重缓冲模块的输出端连接可配置脉动乘加模块输入端二,可配置脉动乘加模块的输出端连接输出缓冲模块的输入端。使得反卷积等新算法在端上的部署与运行得到更可靠的保证。