多个ROP的并行调度以及ROP的流水设计
基本信息
申请号 | CN201810852905.X | 申请日 | - |
公开(公告)号 | CN109191362A | 公开(公告)日 | 2019-01-11 |
申请公布号 | CN109191362A | 申请公布日 | 2019-01-11 |
分类号 | G06T1/20 | 分类 | 计算;推算;计数; |
发明人 | 张彦芳 | 申请(专利权)人 | 智绘微电子科技(南京)有限公司 |
代理机构 | - | 代理人 | - |
地址 | 213000 江苏省常州市钟楼区玉龙南路181号文科融合发展有限公司9391号 | ||
法律状态 | - |
摘要
摘要 | 本发明公开了一种多个ROP的并行调度以及ROP的流水设计。ROP包括命令解析、缓冲区清除、片段测试、混合、逻辑操作、屏蔽缓冲区等操作。经ROP处理后的像素、深度、模板等数据写入到指定的帧缓存中,由于需要频繁操作帧缓冲区中的数据,ROP与帧缓冲区之间有对应的Cache;在该设计中采用统一染色器,染色后的顶点数据与像素数据送给ROP,ROP内部进行仲裁,将顶点数据Bypass传给顶点Cache,像素数据送给ROP进行处理。而需要执行的OpenGL命令是由前端命令处理单元FEP下发,GPU图形图像管线中各个模块状态信息也是由FEP统一管理。FEP通过查询状态信息来决定是否给相应的模块下发命令。本发明结构简单,模块划分明确,处理速度快,根据设计要求支持任意多个ROP单元的扩展。 |
