一种芯片全局布局方法
基本信息
申请号 | CN201610857686.5 | 申请日 | - |
公开(公告)号 | CN106528923B | 公开(公告)日 | 2019-08-13 |
申请公布号 | CN106528923B | 申请公布日 | 2019-08-13 |
分类号 | G06F17/50 | 分类 | 计算;推算;计数; |
发明人 | 李明;樊平 | 申请(专利权)人 | 北京亦庄国际融资担保有限公司 |
代理机构 | 北京亿腾知识产权代理事务所(普通合伙) | 代理人 | 京微齐力(北京)科技有限公司 |
地址 | 100083 北京市海淀区知春路63号卫星大厦9层901-903 | ||
法律状态 | - |
摘要
摘要 | 本发明涉及一种芯片全局布局方法。本发明实施例提供一种芯片全局布局方法,包括:根据芯片结构创建多个密度箱,并获取网表;根据布局算法为芯片进行初始布局,将多个实例分别映射至对应的密度箱,而后判断芯片布局是否满足全局布局结束条件;当不满足时,获取并计算芯片上多个箱集合的集合密度;将集合密度大于密度因子的箱集合作为种子箱集合,并按照集合密度从大到小的顺序依次对种子箱集合进行扩展,直至种子箱集合的集合密度小于密度因子;判断芯片布局是否满足全局布局结束条件,当芯片布局满足全局布局结束条件,结束布局。该方法极大的降低了芯片全局布局的迭代次数,在降低了全局布局时间的同时,使得实例的分布更为均匀。 |
