一种基于多时钟源的ASIC自动分频方法及装置
基本信息
申请号 | CN202110187163.5 | 申请日 | - |
公开(公告)号 | CN112787664A | 公开(公告)日 | 2021-05-11 |
申请公布号 | CN112787664A | 申请公布日 | 2021-05-11 |
分类号 | H03L7/085;G06F15/78 | 分类 | 基本电子电路; |
发明人 | 杨滔;梁敏学 | 申请(专利权)人 | 北京欣博电子科技有限公司 |
代理机构 | - | 代理人 | - |
地址 | 100094 北京市海淀区丰豪东路9号院2号楼4单元701 | ||
法律状态 | - |
摘要
摘要 | 本说明书实施例公开了一种基于多时钟源的ASIC自动分频方法及装置,方案包括:预先分析配置文件,得到所有不重复的待分频目标外设时钟频率;以所述第一基准频率为基准,将所述所有不重复的待分频目标外设时钟频率分为第一组待分频目标外设时钟频率和第二组待分频目标外设时钟频率;进行多轮迭代计算,迭代计算分组后时钟源时钟频率,使得各外设分频误差绝对值总和最小,得到待分频目标外设时钟频率的最优分组,然后对不同组内的时钟进行配置。本发明技术方案基于配置文件自动分组,自动计算最优分组源的时钟频率,且计算结果精确度高,能够科学地解决SoC多时钟源时各外设时钟自动化分频问题。 |
