一种调整总线时序的方法、存储介质和终端
基本信息
申请号 | CN201710495673.2 | 申请日 | - |
公开(公告)号 | CN107329923A | 公开(公告)日 | 2017-11-07 |
申请公布号 | CN107329923A | 申请公布日 | 2017-11-07 |
分类号 | G06F13/42(2006.01)I;G06F13/16(2006.01)I | 分类 | 计算;推算;计数; |
发明人 | 侯鹏 | 申请(专利权)人 | 南京鼎越信息科技有限公司 |
代理机构 | 工业和信息化部电子专利中心 | 代理人 | 田卫平 |
地址 | 210000 江苏省南京市高淳区淳溪镇石臼湖北路68号-12 | ||
法律状态 | - |
摘要
摘要 | 本发明公开了一种调整总线时序的方法、存储介质和终端,该方法包括:获取预定存储卡对应的多个延迟阈值;在预定操作失败的情况下,在当前的第一总线频率下检测多个延迟阈值中是否存在一个能够完成预定操作的延迟阈值,其中,预定操作包括对预定存储卡的读操作和/或写操作;在存在能够完成预定操作的延迟阈值的情况下,将延迟阈值设置为第一总线频率下的延迟阈值,并按照并按照延迟阈值调整时钟信号与双向命令和响应信号或者数据信号之间的偏差,以进行数据传输。本发明提出的调整总线时序的方法,可以实现在一种总线频率下遍历所有延迟阈值的功能,保持了预定存储卡的读写性能,解决了现有的技术问题。 |
