一种基于FPGA的CFAR参考单元求和及恒虚警率检测方法及装置

基本信息

申请号 CN201811115015.7 申请日 -
公开(公告)号 CN109343824A 公开(公告)日 2019-02-15
申请公布号 CN109343824A 申请公布日 2019-02-15
分类号 G06F7/50 分类 计算;推算;计数;
发明人 毛茅;刘耿烨;李跃星 申请(专利权)人 广州全界通讯科技有限公司
代理机构 北京集佳知识产权代理有限公司 代理人 广州全界通讯科技有限公司
地址 510670 广东省广州市高新技术产业开发区科学大道162号B2区402
法律状态 -

摘要

摘要 本发明公开了一种基于FPGA的CFAR参考单元求和及恒虚警率检测方法及装置,本发明通过改进FPGA下的CFAR算法电路,采用技术手段在仅增加少量资源的基础上设置了递归架构的缓存单元,使得递归缓存单元的下级缓存子单元的存储数据为上一级缓存子单元的存储数据与新输入数据之和,并根据新输入数据逐级更新缓存单元中存储的数据,达到了在不需要进行减法运算的前提下,确保参与参考单元求和运算的数据量的效果,从而提高了FPGA下的参考单元数据的求和运算速度。