脑机接口BCI设备的架构方法、装置、终端及介质
基本信息
申请号 | CN202110596857.4 | 申请日 | - |
公开(公告)号 | CN113467609A | 公开(公告)日 | 2021-10-01 |
申请公布号 | CN113467609A | 申请公布日 | 2021-10-01 |
分类号 | G06F3/01(2006.01)I;G06F9/38(2006.01)I;G06F15/78(2006.01)I | 分类 | 计算;推算;计数; |
发明人 | 卢树强;夏威;王晓岸 | 申请(专利权)人 | 北京脑陆科技有限公司 |
代理机构 | - | 代理人 | - |
地址 | 100083北京市海淀区中关村东路1号院8号楼三层B201A-2 | ||
法律状态 | - |
摘要
摘要 | 本申请公开了一种脑机接口BCI设备的架构方法、装置、终端及介质。其中方法包括:基于脑机接口BCI设备所采用的FPGA芯片,确定预配置在FPGA芯片上的精简指令集RISC‑V的内核框架;依据内核框架在FPGA芯片上进行底层架构部署;在FPGA芯片上部署对脑电信号进行预处理的算法,以使脑机接口BCI设备在完成对脑电信号的预处理后发送至目标设备。本申请通过设置指令数量少的RISC‑V的内核框架,不仅起到了缩小FPGA芯片的内核面积,降低FPGA芯片的功耗的效果,还因RISC‑V的内核框架的开源性,既降低了脑机接口BCI设备成本,又实现了脑机接口BCI设备进行多通道同步采样的目的,最终达到通过脑机接口BCI设备和目标设备完成对脑电信号的分析目的。 |
