一种双缓冲IRIG-B码产生方法
基本信息
申请号 | CN202010568359.4 | 申请日 | - |
公开(公告)号 | CN111913523A | 公开(公告)日 | 2020-11-10 |
申请公布号 | CN111913523A | 申请公布日 | 2020-11-10 |
分类号 | G06F1/08(2006.01)I | 分类 | - |
发明人 | 杨铁军;冯兆旭;龙洁;刘哲睿;张琳;任瑞敏;金星;孙恒;王泽宽 | 申请(专利权)人 | 成都可为科技股份有限公司 |
代理机构 | 郑州图钉专利代理事务所(特殊普通合伙) | 代理人 | 石路 |
地址 | 454150河南省焦作市山阳区塔南路299号 | ||
法律状态 | - |
摘要
摘要 | 本发明涉及一种双缓冲IRIG‑B码产生方法,包括如下步骤:在FPGA中设置两个深度为128位、宽为1的FIFO作为B码码元的双缓冲,并均初始化为空闲状态,此时秒信号触发标志为0,在当前秒信号时刻,CPU中产生一组B码码元内容,在当前秒信号后500ms时刻,CPU侧将该组B码码元通过IO口写入到FPGA的FIFO中,在写入过程中,FPGA随机选择一个空闲状态的FIFO来存储该组B码码元,该空闲状态的FIFO变为存储态,将秒信号触发标志设置为1,FPGA侧触发产生本秒B码时帧。本发明能够使码元的前沿和后沿均在FPGA中产生,不需要CPU响应10ms中断,减轻CPU负荷,具有精度高、可靠性高、便于实现的特点。 |
