多芯片叠层封装结构用金属构件及其贴装方法和封装体
基本信息

| 申请号 | CN201910959035.0 | 申请日 | - |
| 公开(公告)号 | CN112652600A | 公开(公告)日 | 2021-04-13 |
| 申请公布号 | CN112652600A | 申请公布日 | 2021-04-13 |
| 分类号 | H01L23/495;H01L23/31;H01L21/50;H01L21/60 | 分类 | 基本电气元件; |
| 发明人 | 阳小芮;陈文葛 | 申请(专利权)人 | 上海凯虹电子有限公司 |
| 代理机构 | 上海翼胜专利商标事务所(普通合伙) | 代理人 | 翟羽 |
| 地址 | 201612 上海市松江区出口加工区三庄路18弄1号 | ||
| 法律状态 | - | ||
摘要

| 摘要 | 一种多芯片叠层的金属构件贴装方法,包括:在一引线框架上设置复数个第一芯片的步骤;在所述复数个第一芯片背离所述引线框架的表面上设置第一金属构件的步骤;在所述第一金属构件背离所述引线框架的表面上设置复数个第二芯片的步骤;以及,在所述复数个第二芯片背离所述引线框架的表面上设置第二金属构件的步骤;其中,所述第一金属构件与所述第二金属构件中的至少一者包括复数个串联的连接片。 |





