一种基于异构多处理平台的并行化视频编码方法
基本信息
申请号 | CN201811361079.5 | 申请日 | - |
公开(公告)号 | CN109495743B | 公开(公告)日 | 2021-10-08 |
申请公布号 | CN109495743B | 申请公布日 | 2021-10-08 |
分类号 | H04N19/122(2014.01)I;H04N19/13(2014.01)I;H04N19/436(2014.01)I;H04N19/523(2014.01)I;H04N19/56(2014.01)I;H04N19/567(2014.01)I;H04N19/86(2014.01)I;H04N19/91(2014.01)I;H04N19/61(2014.01)I;H04N19/176(2014.01)I | 分类 | 电通信技术; |
发明人 | 袁三男;王孟彬 | 申请(专利权)人 | 上海电力学院 |
代理机构 | 上海科盛知识产权代理有限公司 | 代理人 | 叶敏华 |
地址 | 200090上海市杨浦区平凉路2103号 | ||
法律状态 | - |
摘要
摘要 | 本发明涉及一种基于异构多处理平台的并行化视频编码方法,该方法包括以下步骤:1、将编码器分为可变块运动估计模块、模式决策模块、编码与重建模块、去块滤波模块、分数像素插值模块和熵编码模块;2、基于H.265/HEVC标准,利用GPU处理大小可变块运动估计模块、去块滤波模块和分数像素插值模块,利用多核CPU处理其他模块;3、将视频编码框架设置为两级并行框架,第一级并行为CPU和GPU的并行,第二级并行为多核CPU中的多流水线并行;4、将原始视频图像输入两级并行框架中,获取并行化视频编码。与现有技术相比,本发明具有提高编码处理速度,降低编码复杂度等优点。 |
